admin 管理员组文章数量: 1086019
2024年1月27日发(作者:avalondock mvvm)
第一章测试
1. 四位二进制数的最大数是( )。
A:8888
B:FFFF
C:1111
D:9999
答案:C
2. 将数1101.11B转换为十六进制数为( )。
A:
B:15.3H
C:
D:21.3H
答案:C
3. 十数制数2006.375转换为二进制数是( )。
A:1101011111.11
B:.11
C:1101011111.011
D:.011
答案:D
4. 将十进制数130转换为对应的八进制数( )。
A:82
B:202
C:120
D:230
答案:B
5. 四位二进制数0111加上0011等于1010。( )
A:对
B:错
答案:A
6. 16进制数2B等于10进制数( )。
A:45
B:44
C:42
D:43
答案:D
7. 16进制数3.2等于2进制数( )。
A:11.001
B:11.01
C:11.011
D:10.001
答案:A
8. 十进制数9比十六进制数9小。( )
A:错
B:对
答案:A
9. 与八进制数(47.3)8等值的数为( )
A:(27.3 )16
B:(100111.11)2
C:(100111.011)2
D:(27.6)16
答案:CD
10. 有符号数10100101的补码是( )。
A:01100100
B:01100101
C:11011011
D:10001000
答案:C
11. [X]补+[Y]补=( )。
A:[X+Y]反
B:[X+Y]补
C:[X-Y]反
D:[X-Y]补
答案:B
12. 十进制数7的余3码是( )。
A:1110
B:0101
C:1010
D:1001
答案:C
13. 以下代码中为无权码的为( )。
A:5421BCD码
B:余三码
C:格雷码
D:8421BCD码
答案:BC
14. 格雷码具有任何相邻码只有一位码元不同的特性。(A:对
B:错
答案:A
第二章测试
1. 逻辑函数的表示方法中具有唯一性的是( )。
A:逻辑图
)
2.
3.
4.
5.
6.
7.
8.
B:表达式
C:卡诺图
D:真值表
答案:CD
在何种输入情况下,“与非”运算的结果是逻辑0。( )
A:全部输入是1
B:全部输入是0
C:仅一输入是0
D:任一输入是0
答案:A
逻辑变量的取值1和0可以表示( )。
A:电位的高、低
B:真与假
C:开关的闭合、断开
D:电流的有、无
答案:ABCD
A’+B’等于( )。
A:A+B
B:A’B’
C:(AB)’
D:AB
答案:C
以下表达式中符合逻辑运算法则的是( )。
A:A+1=1
B:02
答案:A
逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身。( )
A:对
B:错
答案:A
求Y=A(B+C)+CD的对偶式是( )。
A:(A’+B’C’)(C’+D’)
B:(A+BC)(C+D)
C:(A’+B’C’)(C’D’)
D:(A’+B’C’)(C+D’)
答案:B
已知逻辑函数Y的波形图如下图,该逻辑函数式是Y=( )。
A:A’+B+C
B:A’ B’ C+A’BC’+AB’C’
C:A’BC+AB’C+ABC’
9.
10.
11.
12.
13.
14.
D:ABC+A’BC’+AB’C
答案:C
任意函数的全体最大项之积为1。( )
A:对
B:错
答案:B
下列哪些项属于函数Y(A、B、C、D)=(A’B+C)’D+AB’C’的最小项( )。
A:m8
B:m1
C:m13
D:m9
答案:ABCD
公式法化简F=((A+B+C’ )’C’D)’+(B+C’)(AB’D+B’C’)=( )。
A:0
B:1
C:A+B+C’D’
D:BCD’
答案:B
用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能( )。
A:消去1个表现形式不同的变量,保留相同变量
B:消去4个表现形式不同的变量,保留相同变量
C:消去2个表现形式不同的变量,保留相同变量
D:消去3个表现形式不同的变量,保留相同变量
答案:C
化简下列函数Y=AB’C’+ABC+A’B’C+A’BC’,给定约束条件为A’B’C’+A’BC=0。化简后Y=( )。
A:A’+B’C’
B:A’+B’C’+BC
C:A+BC
D:B’C’+BC
答案:B
用卡洛图化简函数Y=ABC+ABD+C’D’+AB’C+A’CD’+AC’D得到最简函数式Y=( )。
A:AB’+D
B:B+C’
C:A+D’
D:AC’+B
答案:C
第三章测试
1. 大规模集成电路LSI的门电路数量在10到10000个。( )
A:错
2.
3.
4.
5.
B:对
答案:A
数字电路可分为分立元件逻辑门电路和集成逻辑门电路。( )
A:错
B:对
答案:B
正逻辑的或门电路变成负逻辑后是与门电路。( )
A:对
B:错
答案:A
下列哪些幅图可以作为非门使用( )。
A:
B:
C:
D:
答案:ABCD
下图电路,VD1和VD2为硅二极管,导通压降为0.7V,B端接地,A接5V时,UO=( )。 ( )
A:5.7V
B:4.3V
C:0V
D:0.7V
答案:D
第四章测试
1. 数字电路分为组合逻辑电路和时序逻辑电路。 ( )
A:对
B:错
答案:A
2. 分析下图电路,它的逻辑功能是( )。 ( )
A:否决器,少数服从多数,A有一票否决器。
B:全加器,A、B是加数,C是低位进位位,Y1是和,Y2是高位进位位。
C:三个开关A、B、C控制两个灯泡Y1和Y2,3个开关闭合灯泡全亮,两个开关闭合,Y2亮;1个开关闭合,Y1亮,3个开关都断开,灯泡全灭。
D:A,B,C三台设备,全部正常工作,Y1、Y2亮灯;两台设备正常工作,Y1亮灯;一台设备正常工作,Y2亮灯;三台设备都出故障,Y1、Y2灭灯。
答案:B
3. 某物料传送系统示意图如上图所示,系统由A、B、C三台电动机拖动,为防止物料堆积,规定只有C开机时B才可开机,只有B开机时A才可开机,否则应给出报警信号。设A、B、C开机时状态信号为1。试设计产生报警信号的逻辑电路表达式是( )。
A:L=A’B+AC’+B’C
B:L=A’C+B’C
C:L=A+BC
D:L=AB’+BC’
答案:D
4. 用十六进制代码来表示某一信息的过程就是编码。( )
A:对
B:错
答案:B
5. 3线-8线译码器电路是三-八进制译码器。( )
A:错
B:对
答案:A
6. 二—十进制编码器74HC147有( )个输出。
A:1
B:4
C:10
D:2
答案:B
7. 下图中,要想74HC138(1)的Y5’输出为0,那么D3D2D1D0=( )。(A:0010
B:0101
C:1101
D:1010
答案:B
8. 74HC138是3线-8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出Y7’Y6’Y5’Y4’Y3’Y2’Y1’Y0’应为( )。
A:11110111
B:11111101
C:10111111
D:11101111
答案:C
9. 共阳极接法的数码管,段码接高电平数码管内发光二极管点亮。( )
A:错
B:对
答案:A
10. 能驱动七段数码管显示的译码器是( )。
A:74LS42
B:74LS48
C:74LS138
D:74LS148
答案:B
)
11. 下图是用74HC138和门电路构成的逻辑电路图,试分析Y1与A、B、C的逻辑关系。 ( )
A:Y1=A+C
B:Y1=AC
C:Y1=AB+BC+AC
D:Y1=ABC
答案:B
12. 一个16选1的数据选择器,其地址输入(选择控制输入)端有( )个。
A:2
B:1
C:16
D:4
答案:D
13. 分析下图电路,写出输出Z的逻辑函数式。74HC151是8选1数据选择器。Z=( )。 ( )
A:DC’B’A’+ DC’B’A+ C’BA’+ DCB’A’+ DCB’A+ D’CBA’
B:D’C’B’A’+ DC’B’A+ D’CBA’+ DCB’A+ D’CBA
C:D’C’BA+ DC’B’A+ DCB’A’+ D’CBA’+ DC’B’A’+ D’C’B’A
D:D’CBA+ DC’BA+ DCB’A+ DCBA’+ D’C’BA+ D’CBA’
答案:A
14. 在下列逻辑电路中,不是组合逻辑电路的是( )。
A:全加器
B:编码器
C:译码器
D:寄存器
答案:D
第五章测试
1. 触发器按触发方式可分为电平触发器、脉冲触发器和边沿触发器。( )
A:对
B:错
答案:A
2. 由与非门组成的SR锁存器,SD’=0,RD’=1,Q=( )。
A:0
B:保持原状态
C:1
D:不确定、禁止状态
答案:C
3. 一个触发器可记录一位二进制代码,它有( )个稳态。
A:3
B:2
C:1
4.
5.
6.
7.
8.
9.
10.
D:0
答案:B
同步RS触发器在CLK=1期间,输出状态随输入信号S、R的变化而多次翻转,即存在空翻现象,降低电路的抗干扰能力。( )
A:对
B:错
答案:A
欲使D触发器按Q*= Q’工作,应使输入D=( )。
A:Q’
B:1
C:Q
D:0
答案:A
主从RS触发器在CLK=1期间,主触发器的输出仍会随输入的变化而变化,但不存在不确定状态。( )
A:错
B:对
答案:A
主从JK触发器是上升沿触发。( )
A:错
B:对
答案:A
下列触发器中,( )抗干扰能力最强。
A:电平触发的触发器
B:边沿触发器
C:主从JK触发器
D:主从SR触发器
答案:B
下列触发器中,克服了空翻现象的有( )。
A:边沿D触发器
B:主从JK触发器
C:主从RS触发器
D:同步RS触发器
答案:ABC
下列哪种触发器已经不存在约束条件?( )
A:SR锁存器
B:脉冲JK触发器
C:电平触发RS触发器
D:脉冲RS触发器
答案:B
11. JK触发器的特性方程为Q*=KQ’+J’Q。( )
A:对
B:错
答案:B
12. 欲使JK触发器按Q*=Q工作,可使JK触发器的输入端( )。
A:J=K=1
B:J=Q,K=1
C:J=1,K=0
D:J=0,K= Q’
答案:D
13. 欲使JK触发器按Q*=1工作,可使JK触发器的输入端( )。
A:J=1,K=Q
B:J=K=1
C:J=K=0
D:J=K= Q’
答案:D
14. A B Q* 说明 0 0 Q 保持 0 1 0 置0 1 0 1 置1 1 1 Q’ 翻转已知某触发的特性表如下(A、B为触发器的输入)其输出信号的逻辑表达式为( )。
A:Q=A
B:Q=AQ’+B’Q
C:Q=A’Q+AQ’
D:Q=A+B’Q’
答案:B
第六章测试
1. 异步时序逻辑电路的所有触发器状态的变化都是在同一时钟信号操作下同时发生。( )
A:对
B:错
答案:B
2. 时序逻辑电路的功能描述方法有逻辑方程组、状态表、卡诺图、状态图、时序图、逻辑图。( )
A:错
B:对
答案:B
3. 下图时序逻辑电路的驱动方程是D1=Q3’, D2=Q1,D3=Q1+Q2。( )
A:错
B:对
答案:A
4. 写出下图的驱动方程( )。 ( )
A:Q0=Q0’, Q1=Q0⊕Q1
B:J0=K0=1, J1=K1=Q0*
5.
6.
7.
8.
9.
10.
11.
C:Y=Q0Q1
D:J0=K0=1, J1=K1=Q0
答案:D
写出下图的输出方程 ( )
A:J0=K0=1, J1=K1=Q0
B:Y=Q0Q1
C:Q0=Q0’, Q1=Q0⊕Q1
D:Y=Q0+Q1
答案:B
关于下面逻辑电路图,哪一种说法是正确的。( )
A:7进制减法计数器
B:5进制减法计数器
C:5进制加法计数器
D:7进制加法计数器
答案:C
N个触发器可以构成能寄存( )位二进制数码的寄存器。
A:N-1
B:N
C:N+1
D:2N
答案:B
74LS194是典型的四位TTL型集成双向移位寄存器芯片,具有左移和右移 、并行输入、保持数据和清除数据等功能。( )
A:对
B:错
答案:A
一个四位二进制加法计数器的起始值为1001,经过100个时钟脉冲后的值为( )。
A:1111
B:1101
C:1100
D:1110
答案:A
74LS161具有同步清零和同步置数功能。( )
A:错
B:对
答案:A
三位一进制减法计数器的初始状态为101,四个CP脉冲后它的状态为( )
A:001
B:000
C:111
12.
13.
14.
15.
D:010
答案:A
下列哪个芯片是十进制计数器?( )
A:74LS161
B:74LS190
C:74LS193
D:74LS191
答案:B
看下面波形图属于哪一类计数器。 ( )
A:同步二进制加法计数器
B:异步二进制减法计数器
C:同步二进制减法计数器
D:异步二进制加法计数器
答案:B
下图逻辑电路由计数器161和门电路组合而成,Cr是置零端,低电平有效;LD是置数端,低电平有效,DCBA是预置数,D是高位;QDQCQBQA是输出端,QD是高位。该电路是( )进制的计数器。( )
A:十
B:八
C:十二
D:九
答案:D
M大于N的任意进制计数器构成法中,若要实现的M进制可分解成两个小于N的因数相乘,即M=N1×N2,则先将N进制计数器接成N1进制计数器和N2进制计数器,再采用串行进位或并行进位方式将两个计数器连接起来,构成M进制计数器。( )
A:对
B:错
答案:A
版权声明:本文标题:数字逻辑智慧树知到答案章节测试2023年江西理工大学 内容由网友自发贡献,该文观点仅代表作者本人, 转载请联系作者并注明出处:http://www.roclinux.cn/b/1706312329a505377.html, 本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容,一经查实,本站将立刻删除。
发表评论